feat: refactor and conclude
This commit is contained in:
parent
8b70ac735b
commit
18afafc6f2
16
ZM_11.tex
16
ZM_11.tex
@ -37,25 +37,25 @@
|
||||
\addcontentsline{toc}{section}{Zadání}
|
||||
|
||||
\begin{enumerate}
|
||||
\item Navrhněte 2bitový komparační A/D převodník dle následujícího postupu
|
||||
\item Navrhněte 2-bitový komparační A/D převodník dle následujícího postupu
|
||||
\begin{enumerate}
|
||||
\item Zapojení kvantovacích komparátorů
|
||||
\item Úprava výstupního napětí komparátorů pro TTL logické obvody
|
||||
\item Sestavení pravdivostní tabulky dekodéru do binárního kódu
|
||||
\item Minimalizace logické funkce pomocí Karnaughových map s využitím
|
||||
neurčitých stavů. Úprava logické funkce pro hradla NAND
|
||||
\item Realizace dekodéru pomocí 2vstupových hradel NAND
|
||||
\item Realizace dekodéru pomocí 2-vstupových hradel NAND
|
||||
\end{enumerate}
|
||||
\item Ověřte funkci A/D převodníku v obvodovém simulátoru a změřte jeho převodní charakteristiku.
|
||||
\end{enumerate}
|
||||
|
||||
\newpage
|
||||
|
||||
\section{Navrhněte 2bitový komparační A/D převodník dle následujícího postupu}
|
||||
\section{Navrhněte 2-bitový komparační A/D převodník dle následujícího postupu}
|
||||
\subsection{Zapojení kvantovacích komparátorů} \label{compc}
|
||||
Referenční napětí A/D převodníku se nastavuje na zdroji $U_{ref}$, vstupní
|
||||
napětí pro převod reprezentuje zdroj $U_i$. Výstupní napětí jednotlivých
|
||||
komparátorů jsou měřena voltmetry $U_{k1}$, $U_{k2}$ a $U_{k3}$.
|
||||
napětí pro převod reprezentuje zdroj $U_i$.\\
|
||||
Výstupní napětí jednotlivých komparátorů jsou měřena voltmetry $U_{k1}$, $U_{k2}$ a $U_{k3}$.
|
||||
|
||||
\begin{figure}[!hbt]
|
||||
\centering
|
||||
@ -246,8 +246,10 @@ abyste co nejlépe zaznamenali okamžik změny výstupní číselné hodnoty.
|
||||
|
||||
\section{Závěr}
|
||||
Úkolem tohoto měření bylo uvěřit vlastnosti A/D převodníku.\\
|
||||
V prvním části jsme měli měřit výstup bez i s úpravou pro TTL. Kde jsme zjistili, že po upravení na pro logické obvody jsou napětí bezpečně nastaveny na log. 0 nebo 1.\\
|
||||
\newline
|
||||
V první části jsme měli měřit výstup bez i s úpravou pro TTL. Kde jsme zjistili, že po upravení na pro logické obvody jsou napětí bezpečně nastaveny na log. 0 nebo 1.\\
|
||||
Taktéž jsme si zkusili vytvořit Karnaughovu mapu, kde nebyli definovány všechny výstupy a zároveň minimalizovat log. funkci, kterou bylo potom nutné realizovat pomocí hradel NAND.\\
|
||||
Ve druhém úkolu, kde jsme taky měřili hodnotu výstupu v závislosti na napětí a zjistili jsme, že o hodnotě může rozhodovat i pár mV.
|
||||
\newline
|
||||
Ve druhém úkolu, kde jsme taky měřili hodnotu výstupu v závislosti na napětí, jsme zjistili, že o výsledné hodnotě může rozhodovat i pár mV.
|
||||
|
||||
\end{document}
|
||||
|
Loading…
Reference in New Issue
Block a user