feat: add section content and refactor conclusion
This commit is contained in:
parent
5624f8a703
commit
172a1025d9
43
ZM_11.tex
43
ZM_11.tex
@ -204,17 +204,46 @@ výstupy pro indikaci jejich stavů. Uveďte zde kompletní schéma navrženého
|
|||||||
\newpage
|
\newpage
|
||||||
|
|
||||||
\section{Ověřte funkci A/D převodníku v obvodovém simulátoru a změřte jeho převodní charakteristiku.}
|
\section{Ověřte funkci A/D převodníku v obvodovém simulátoru a změřte jeho převodní charakteristiku.}
|
||||||
\subsection*{Popis}
|
Převodní charakteristika je závislost výstupní číselné hodnoty A/D převodníku
|
||||||
\addcontentsline{toc}{subsection}{Popis}
|
$AD_{out}$ na vstupním napětí $U_i$. Měření proveďte v obvodovém simulátoru
|
||||||
\subsection{Realizace}
|
pro $U_i$ v rozsahu 0 až 1V při $U_{ref} = 1V$.\\V okolí jednotlivých
|
||||||
|
kvantizačních úrovní vhodně zmenšete krok měření, abyste co nejlépe zaznamenali
|
||||||
|
okamžik změny výstupní číselné hodnoty.
|
||||||
|
|
||||||
|
\begin{table}[!hbt]
|
||||||
|
\centering
|
||||||
|
\begin{tabular}{||c|c||}
|
||||||
|
\hline
|
||||||
|
\[\textbf{U_i [V]}\] & \[ \textbf{AD_{out} [V]}\] \\
|
||||||
|
\hline\hline
|
||||||
|
0 & 0 \\
|
||||||
|
0.169 & 0 \\
|
||||||
|
0.17 & 1 \\
|
||||||
|
0.18 & 1 \\
|
||||||
|
0.509 & 1 \\
|
||||||
|
0.51 & 2 \\
|
||||||
|
0.52 & 2 \\
|
||||||
|
0.839 & 2 \\
|
||||||
|
0.84 & 3 \\
|
||||||
|
0.85 & 3 \\
|
||||||
|
1 & 3 \\
|
||||||
|
\hline
|
||||||
|
\end{tabular}
|
||||||
|
\caption{Převodní charakteristika AD}
|
||||||
|
\end{table}
|
||||||
|
|
||||||
|
\begin{figure}[!hbt]
|
||||||
|
\centering
|
||||||
|
\includegraphics[width=0.85\textwidth]{prev-char-AD}
|
||||||
|
\caption{Graf - Převodní charakteristika AD}
|
||||||
|
\end{figure}
|
||||||
|
|
||||||
\newpage
|
\newpage
|
||||||
|
|
||||||
\section{Závěr}
|
\section{Závěr}
|
||||||
Úkolem tohoto měření bylo uvěřit vlastnosti A/D převodníku.
|
Úkolem tohoto měření bylo uvěřit vlastnosti A/D převodníku.\\
|
||||||
V druhém úkolu jsme měli měřit výstup bez i s úpravou pro TTL. Kde jsme zjistili, že po upravení na pro logické obvody jsou napětí bezpečně nastaveny na log. 0 nebo 1.
|
V prvním části jsme měli měřit výstup bez i s úpravou pro TTL. Kde jsme zjistili, že po upravení na pro logické obvody jsou napětí bezpečně nastaveny na log. 0 nebo 1.\\
|
||||||
\\
|
Taktéž jsme si zkusili vytvořit Karnaughovu mapu, kde nebyli definovány všechny výstupy a zároveň minimalizovat log. funkci, kterou bylo potom nutné realizovat pomocí hradel NAND.\\
|
||||||
V tomto úkolu jsme si taktéž zkusili vytvořit k. mapu, kde nebyli definovány všechny výstupy a zároveň minimalizovat log. funkci, kterou bylo potom nutné realizovat pomocí hradel NAND.\\
|
|
||||||
Ve třetím úkolu, kde jsme taky měřili hodnotu výstupu v závislosti na napětí a zjistili jsme, že o hodnotě může rozhodovat i pár mV.
|
Ve třetím úkolu, kde jsme taky měřili hodnotu výstupu v závislosti na napětí a zjistili jsme, že o hodnotě může rozhodovat i pár mV.
|
||||||
|
|
||||||
\end{document}
|
\end{document}
|
||||||
|
BIN
img/prev-char-AD.png
Normal file
BIN
img/prev-char-AD.png
Normal file
Binary file not shown.
After Width: | Height: | Size: 6.2 KiB |
Loading…
Reference in New Issue
Block a user