diff --git a/ZM_11.tex b/ZM_11.tex index 7a1b316..c9ccfa9 100644 --- a/ZM_11.tex +++ b/ZM_11.tex @@ -52,7 +52,7 @@ \newpage \section{Navrhněte 2bitový komparační A/D převodník dle následujícího postupu} -\subsection{Zapojení kvantovacích komparátorů} +\subsection{Zapojení kvantovacích komparátorů} \label{compc} Referenční napětí A/D převodníku se nastavuje na zdroji $U_{ref}$, vstupní napětí pro převod reprezentuje zdroj $U_i$. Výstupní napětí jednotlivých komparátorů jsou měřena voltmetry $U_{k1}$, $U_{k2}$ a $U_{k3}$. @@ -65,7 +65,7 @@ komparátorů jsou měřena voltmetry $U_{k1}$, $U_{k2}$ a $U_{k3}$. V obvodovém simulátoru ověřte výstupního napětí komparátorů při čtyřech různých hladinách vstupního napětí $U_i$ spadajících do odpovídajících kvantizačních -úrovní.\\Simulačně naměřené hodnoty doplňte do tabulky.\\ +úrovní.\\Simulačně naměřené hodnoty doplňte do tabulky \ref{table1}.\\ Měření provádějte při napětí $U_{ref} = 1V$. \begin{table}[!hbt] @@ -84,8 +84,36 @@ Měření provádějte při napětí $U_{ref} = 1V$. \hline \end{tabular} \caption{Napětí na výstupech komparátorů bez úpravy pro TTL hradla} +\label{table1} \end{table} +\newpage +\subsection{Úprava výstupního napětí komparátorů pro TTL logické obvody} +Výstupní napětí komparátorů $U_{kx}$ musí být upraveno tak, aby odpovídalo standardu +TTL. Pro logickou 0 musí být napětí v rozsahu 0 až 0,4 V a pro logickou 1 v rozsahu 2,4 až 5 V. +Toho se docílí připojením odpovídajících napěťových děličů na jednotlivé výstupy +komparátorů. Záporné napětí na výstupech omezí diody zapojené na výstupech děličů. +Obdobně jako v předchozím bodu \ref{compc} ověřte velikost výstupního napětí a zaznamenejte +výsledky do tabulky \ref{table2}. + +\begin{table}[!hbt] +\centering +\begin{tabular}{||c||c|c|c|c||} + \hline + \textbf{Vstupní napětí} & \[ \textbf{U_i [V]}\] & \[U_{k1u} [V]\] & \[U_{k2u} [V]\] & \[U_{k3u} [V]\] \\ + \hline\hline + \[ 0 < U_i < U_{ref}/6 \] & $0.1$ & $-0.464$ & $-0.464$ & $-0.464$ \\ + \hline + \[ U_{ref}/6 < U_i < U_{ref}/2 \] & $0.3$ & $4.795$ & $-0.464$ & $-0.464$ \\ + \hline + \[ U_{ref}/2 < U_i < 5U_{ref}/6 \] & $0.7$ & $4.795$ & $4.795$ & $-0.464$ \\ + \hline + \[ 5U_{ref}/6 < U_i < U_{ref} \] & $0.8$ & $4.795$ & $4.795$ & $4.795$ \\ + \hline +\end{tabular} +\caption{Napětí na výstupech po úpravě úrovní pro TTL hradla} +\label{table2} +\end{table} \newpage \section{Ověřte funkci A/D převodníku v obvodovém simulátoru a změřte jeho převodní charakteristiku.}